99文库 > 实习心得 >

数字电路实训心得体会_数字电路实习总结报告

时间: 小龙 实习心得

数字电路课程是比较复杂的。数字电路实验是研究和检验数字电路理论的实验。下面是带来的数字电路的实训心得,仅供参考。


数字电路

数字电路实训心得篇一:

数字电子技术是一门理论与实践密切相关的学科,如果光靠理论,我们就会学的头疼,如果借助实验,效果就不一样了,特别是数字电子技术实验,能让我们自己去验证一下书上的理论,自己去设计,这有利于培养我们的实际设计能力和动手能力。

通过数字电子技术实验, 我们不仅仅是做了几个实验,不仅要学会实验技术,更应当掌握实验方法,即用实验检验理论的方法,寻求物理量之间相互关系的方法,寻求最佳方案的方法等等,掌握这些方法比做了几个实验更为重要。

在数字电子技术实验中,我们可以根据所给的实验仪器、实验原理和一些条件要求,设计实验方案、实验步骤,画出实验电路图,然后进行测量,得出结果。

在数字电子技术实验的过程中,我们也遇到了各种各样的问题,针对出现的问题我们会采取相应的措施去解决,比如:

1、线路不通——运用逻辑笔去检查导线是否可用;

2、芯片损坏——运用芯片检测仪器检测芯片是否正常可用以及它的类型;

3、在一些实验中会使用到示波器,这就要求我们能够正确、熟悉地使用示波器,通过学习我们学会了如何调节仪器使波形便于观察,如何在示波器上读出相关参数,如在最后的考试实验《555时基电路及其应用》中,我们能够读出多谐振荡器的Tpl、Tph和单稳态触发器的暂态时间Tw,还有有时是因为接入线的问题,此时可以通过换用原装线来解决。

同时,我们也得到了不少经验教训:

1、当实验过程中若遇到问题,不要盲目的把导线全部拆掉,然后又重新连接一遍,这样不但浪费时间,而且也无法达到锻炼我们动手动脑能力的目的。

此时,我们应该静下心来,冷静地分析问题的所在,有可能存在哪一环节,比如实验原理不正确,或是实验电路需要修正等等,只有这样我们的能力才能有所提高。

2、在实验过程中,要学会分工协作,不能一味的自己动手或是自己一点也不参与其中。

3、在实验过程中,要互相学习,学习优秀同学的方法和长处,同时也要学会虚心向指导老师请教,当然这要建立在自己独立思考过的基础上。

数字电子技术实验,有利于掌握知识体系与学习方法,有利于激发我们学习的主动性,增强自信心,有利于培养我们的创新钻研的能力,有利于书本知识技能的巩固和迁移。通过在数字电子技术实验中的实践,我收获了许多!

数字电路实训心得篇二:

一、学习前

数字电路实验是研究和检验数字电路理论的实验。它也是我们电子科学与技术专业接触到的第一门与专业相关的实验课程。在选课的时候就感觉对于不擅长动手的我这会是一门很难的课程。

然而我清楚地明白数字电子技术是一门理论与实践密切相关的学科,如果光靠理论,我们可能会二丈和尚摸不着头脑,在毫无实践的情况下学习这门课无疑意义的。如果借助实验,效果就不一样了,特别是数字电子技术实验,能让我自己去验证一下书上的理论,自己去设计,这有利于培养我的实际设计能力和动手能力。

任何事情都是从不会到会,没有人一出生就会,虽然我的动手能力比较差,但我是怀着认真学习的良好心态来对待这门课程。我相信通过学习,自己可以得到跟好的锻炼。

二、学习中

数字电路实验课,我们先学习了使用Multisim软件仿真电路。刚开始老师讲的真的一点都不懂,都是靠左右的同学帮忙才能完成老师布置的实验任务,但后来做的多了慢慢就会了,虽然开始比较糟糕,但后来还是迎头赶上了。利用这个软件,我们设计电路的时候可以先在电脑上做一个仿真演习,要是设计出了问题我们就可以先改进,不至于不必要的烧坏元器件,大大的减少了资源的浪费。学会仿真后我们就进入了实验室进行一系列的“真枪实战”,刚开始的时候也是一样,手忙脚乱不知所措,还烧坏了两个元器件。主要原因还是自己太粗心了,总是把电路接反,以至于元器件发出了“恶臭”。于此,我深感抱歉!老师说“不怕你烧坏元件,就怕你不敢动手去做”。老师的这句话给了我很大的鼓励!久而久之,在实验中我也慢慢找到了乐趣,尤其是焊电路。以前我最讨厌学习电路,很害怕接触与“电”相关的实,哪怕只是初中学习的串并联的简单电路。然而在我们彭老师的带领下我居然开始愿意自己动手去焊电路,开始时只是抱着试试,玩玩的态度,拿着电烙铁的时候手都在发抖。但慢慢的,慢慢的居然玩出了乐趣。第一次焊小风扇实验时,虽然结果失败了,小风扇没有转起来,但真正的完成了一个电路耶,真的太棒了!

三、学习后

时间过得很快,数电实验课已接近尾声,回顾学习过程有苦有甜。通过学习有以下几点经验:

1、线路不通可以运用逻辑笔去检查导线是否可用;检查哪里是否断路,导线没有接好。

2、在实验过程中切记焦躁,在遇到问题是不要盲目的把导线全部拆掉,然后从新连接,这样不但不能锻炼自己动手动脑的目的而且很浪费时间。此时应该静下心来认真思考,冷静分析问题所在,及时修改。

3、在实验过程中,要互相学习,学习优秀同学的方法和长处,同时也要学会虚心向指导老师请教,当然这要建立在自己独立思考过的基础上。

4、在实验过程中,要学会分工协作,不能一味的自己动手或是自己一点也不参与其中。

四、教学意见

彭老师的幽默,为课程增添了许多的乐趣,他让我们在轻松愉快地氛围下,完成了实验任务。老师的悉心教导也让我们对原本不喜欢的实验课程产生了浓厚的兴趣,从而更好地学习了数字电路,也培养了我们的动手能力。相信在浓厚的兴趣之下我们能更好的去完成接下来的课程!

要说这么课程有什么不足,我唯有一点小小的意见,就是在分组的时候能不能两人一组,这样的话就不会有人滥竽充数,每个人都能投身于焊电路的快乐之中。一个学期的实验课程学习,让我对学习专业知识又增加了一些信心,焊电路其实也不是很难,只要你足够认真的去学习。最后感谢老师一学期的细心教导!

数字电路实训心得篇三:

在实验具体操作的过程中,对理论知识(半加器和全加器)也有了更近一步的理解,真正达到了理论指导实践,实践检验理论的目的。

实验操作中应特别注意的几点:

(1)刚开始创建工程时选择的目标芯片一定要与实验板上的芯片相对应。

(2)连接电路时要注意保证线与端口连接好,并且注意不要画到器件图形符号的虚线框里面。

(3)顶层文件的实体名只能有一个,而且注意符号文件不能与顶层文件的实体名相同。

(4)保存波形文件时,注意文件名必须与工程名一致,因为在多次为一个工程建立波形文件时,一定要注意保存时文件名要与工程名一致,否则不能得到正确的仿真结果。

(5)仿真时间区域的设定与输入波形周期的设定一定要协调,否则得到波形可能不便于观察或发生错误。

心得体会:刚接触使用一个新的软件,实验前一定要做好预习工作,在具体的实验操作过程中一定要细心,比如在引脚设定时一定要做到“对号入座”,曾经自己由于这一点没做好耗费了很多时间。实验中遇到的各种大小问题基本都是自己独立排查解决的,这对于自己独立解决问题的能力也是一个极大地提高和锻炼,总之这次实验我获益匪浅。

数字电路实训心得篇四:

数字电路又可称为逻辑电路,通过与(&),或(>=1),非(o),异或(=1),同或(=)等门电路来实现逻辑。

逻辑电路又可分为组合逻辑电路和时序逻辑电路。组合逻辑电路是指在某一时刻的输出状态仅仅取决于在该时刻的输入状态,而与电路过去的状态无关。

TTL和CMOS电路:TTL是晶体管输入晶体管输出逻辑的缩写,它用的电源为5V。CMOS电路是由PMOS管和NMOS管(源极一般接地)组合而成,电源电压范围较广,从1.2V-18V都可以。

CMOS的推挽输出:输出高电平时N管截止,P管导通;输出低电平时N管导通,P管截止。输出电阻小,因此驱动能力强。

CMOS门的漏极开路式:去掉P管,输出端可以直接接在一起实现线与功能。如果用CMOS管直接接在一起,那么当一个输出高电平,一个输出低电平时,P管和N管同时导通,电流很大,可能烧毁管子。单一的管子导通,只是沟道的导通,电流小,如果两个管子都导通,则形成电流回路,电流大。

输入输出高阻:在P1和N1管的漏极再加一个P2管和N2管,,当要配置成高阻时,使得P2和N2管都不导通,从而实现高阻状态。

静态电流:输入无状态反转(高低电平变换)情况下的电流。

动态电流:电路在逻辑状态切换过程中产生的功耗,包括瞬间导通功耗和负载电容充放电功耗两部分。门电路的上升边沿和下降边沿是不可避免的,因此在输入电压由高到低或由低变高的过程中到达Vt附近时,两管同时导通产生尖峰电流。该损耗取决于输入波形的好坏(CMOS工艺),电源电压的大小和输入信号的重复频率。电路的负载电容的充放电也是很大的一部分。

ESD保护:Electro-Staticdischarge, 静电放电。

输入输出缓冲器:是缓冲器,不是缓存器,就是一个CMOS门电路。输入缓冲器的作用主要是1,TTL/CMOS电平转换接口;2,过滤外部输入信号噪声。输出缓冲器的作用是增加驱动能力。

配成输入模式不一定比输出模式更省电:输入模式时输入缓冲器会打开,而输出模式时输出缓冲器会打开。

TESEO上GPIO数据寄存器读写的注意点:

配置成普通GPIO时,如果配置成输出口,那么写数据寄存器会直接输出该电平,读数据寄存器实际就是读锁存器中最后一次被写入的值。如果被配置成输入口,并且上下拉使能的话,那么写数据寄存器就是配置上下拉电阻,而读数据寄存器就是读输入引脚的缓冲器,返回的是该引脚的当前电平状况。有些平台会有专门的状态寄存器,无论当前引脚被配置成输入还是输出,读该专门的状态寄存器都返回该引脚的当前电平状况。

引脚的BOOT state是指在上电重启或硬重启时引脚的状态,reset release之后的状态为reset state,reset state和state有可能不一样。TESEO的UART0_TX为boot1,该引脚的信号在上电重启或硬重启时会被锁存,以备reset release时给default register map用。

IO的电源电压配置:IO引脚归属于不同IOring,不同的IO ring可以被输入不同的电压。CPU在判决IO的逻辑电平时会和IO ring的电平(乘以高低电平的系数)作比较。

数字电路中的摆幅:输入摆幅和输出摆幅。输入摆幅指的是最低输入高电平和最高输入低电平的差值,输出摆幅指的是最低输出高电平和最高输出低电平之间的差值,TTL的摆幅偏小。

在时序逻辑电路里,如果输入的时钟停止,那么整个电路的功耗很低,原因是时序逻辑电路里的很多小单元的输出是由时钟驱动的,时钟停止,基本就是高阻态。如果将整个模块的电断了,那么就会更加省电。


猜你感兴趣:

1.

2.

3.

4.

串口通信电路,如果将其关掉,一般RX线上会是低电平,如果检测到高电平,就会产生中断,这个时候就可以重启开启串口,但是第一个字节由于不在串口寄存器里面,因此,数据会丢失。

75089